Faster and Easier Development
Acromag offers you an easy, cost-effective
package to start your FPGA development today.
Custom Embedded Computing
with Re-Configurable FPGAs on
Off-the-Shelf Mezzanine Modules
Acromag’s line of user-configurable FPGA I/O
modules offer the ability to create custom I/O
boards. Just download your own instruction
sets into the I/O module’s FPGA. You can use
your own application program to control the
module’s analog or digital I/O channels for
simulation, communication, diagnostics, image
processing and other applications.
What You Get
- AcroPack® Configurable Zynq® UltraScale+TM
MPSoC Module (choose one of three).
- APCe7012 Carrier Card
- AcroPack PCI Express Carrier Card
- Holds 1 AcroPack module.
- The carrier JTAG port along with the
provided JTAG programming cable provide
access to APZU-30x JTAG interface.
- 5028-626 Break-Out Panel
I/O breakout panel with cables for
Ethernet, UART, JTAG, and 68-pin carrier
card connections.
This panel will mate directly to all 68-pin
AcroPack Carriers. The breakout panel and
short 68-pin male to male 1-foot cable will
bring an ethernet port, USB 2.0 port, UART
to USB port, digital I/O at jumper blocks, and
power and reset buttons out to the field.
The UART to USB port can be used with
PuTTY to monitor APZU Zynq development.
- APZU-EDK Board Support Package and FPGA
Design Kit
Contains example of IP Block design,
block RAM, system monitor, AXI interface to
digital I/O.
The Xilinx® Project Files folder contains the
PetaLinux and board definition files. These
project files contain all of the source files
required to create Acromag’s example designs
as described in the APZU-3xx users manual, and
APZU PetaLinux manual.
The board definition folder contains the
definition files needed for correct project
operations. The APZU-3xxuser’s manual will
explain how to point to these files (using
vivado_init.tcl) in your project.
The PetaLinux folder contains the PetaLinux
boot files, board support package and
helloworld C application for each module.
Instructions corresponding to these files are
found in the APZU PetaLinux manual.
The VitisTM project files, which are used for
bare metal application development, are also
included. The APZU-3xx user’s manual has an
overview of the Xilinx Vitis tool and files found
in the myVitis folder.
Schnellere und einfachere Entwicklung
Acromag bietet Ihnen ein einfaches, kostengünstiges Paket, um Ihre FPGA-Entwicklung noch heute zu starten.
Kundenspezifisches Embedded Computing mit rekonfigurierbaren FPGAs auf Off-the-Shelf Mezzanine-Modulen
Acromags Produktlinie von benutzerkonfigurierbaren FPGA-I/O-Modulen bietet die Möglichkeit, kundenspezifische I/O-Boards zu erstellen. Laden Sie einfach Ihre eigenen Befehlssätze in das FPGA des I/O-Moduls. Sie können Ihr eigenes Anwendungsprogramm verwenden, um die analogen oder digitalen I/O-Kanäle des Moduls für Simulation, Kommunikation, Diagnose, Bildverarbeitung und andere Anwendungen zu steuern.
Was Sie erhalten
- AcroPack® Konfigurierbares Zynq® UltraScale+TM MPSoC Modul (drei zur Auswahl).
- APCe7012-Trägerkarte
- AcroPack PCI-Express-Trägerkarte
- Nimmt 1 AcroPack-Modul auf.
- Der Carrier-JTAG-Port ermöglicht zusammen mit dem mitgelieferten JTAG-Programmierkabel den Zugriff auf die JTAG-Schnittstelle APZU-30x.
- 5028-626 Break-Out-Panel
I/O-Breakout-Panel mit Kabeln für Ethernet-, UART-, JTAG- und 68-polige Carrier Card Anschlüsse.
Dieses Panel lässt sich direkt an alle 68-poligen AcroPack Trägerkarten anschließen. Das Breakout-Panel und das kurze 68-polige Stecker-zu-Stecker-Kabel bringen einen Ethernet-Port, einen USB 2.0-Port, einen UART-zu-USB-Port, digitale E/A an Jumper-Blöcken sowie Power- und Reset-Tasten in das Feld.
Der UART-zu-USB-Port kann mit PuTTY verwendet werden, um die APZU-Zynq-Entwicklung zu überwachen.
- APZU-EDK Board Support Package und FPGA Design Kit
Enthält Beispiele für IP-Block-Design, Block-RAM, System-Monitor, AXI-Schnittstelle zu digitalen I/O.
Der Ordner Xilinx® Project Files enthält die PetaLinux- und Board-Definitionsdateien. Diese Projektdateien enthalten alle Quelldateien, die zur Erstellung der Acromag-Beispieldesigns erforderlich sind, wie im APZU-3xx-Benutzerhandbuch und im APZU-PetaLinux-Handbuch beschrieben.
Der Ordner "Board Definition" enthält die Definitionsdateien, die für den korrekten Betrieb des Projekts benötigt werden. Im APZU-3xx-Benutzerhandbuch wird erklärt, wie Sie in Ihrem Projekt auf diese Dateien verweisen (mit vivado_init.tcl).
Der PetaLinux-Ordner enthält die PetaLinux-Boot-Dateien, das Board-Support-Paket und die helloworld C-Applikation für jedes Modul. Entsprechende Anleitungen zu diesen Dateien finden Sie im APZU PetaLinux Handbuch.
Die VitisTM Projektdateien, die für die Bare-Metal-Anwendungsentwicklung verwendet werden, sind ebenfalls enthalten. Im APZU-3xx-Benutzerhandbuch finden Sie eine Übersicht über das Xilinx Vitis-Tool und die Dateien im Ordner myVitis.
Ordering Options
Manuf. Part No | | Part Description |
APZU-301-QSP | | APZU-301 module with 28 TTL channels. |
APZU-303-QSP | | APZU-303 module with 20 TTL & 3 EIA-485/422 channels. |
APZU-304-QSP | | APZU-304 module with 14 LVDS channels. |
|