The VP460 is a 6U VPX RF processing system featuring the transformational Xilinx® Zynq® Ultrascale+™ RF system-on-chip technology (RFSoC) and the latest Xilinx Virtex™ Ultrascale+ High Bandwidth Memory (HBM) FPGA device. The RFSoC ZU29DR device used on the VP460 includes 16 integrated analog-to-digital converters at 2GSPS, 16 digital-to-analog converters at 6.4 GSPS, a user-programmable FPGA fabric, and multi-core Zynq ARM® processing subsystem. The HBM VU37P device features the speed and capabilities of an UltraScale+ FPGA plus integrated DRAM in the FPGA package capable of up to 460GB/s data transfer rates on-chip.
Reduce RF Signal Chain Complexity
RF systems with multiple channels suffer from a cost- and complexity challenge. More channels means more expensive and large RF signal up/down conversion and signal conditioning. As a solution, the VP460 enables direct RF sampling which can be implemented in the digital domain, bringing greater flexibility to the signal processing chain. Additionally, simplified integration with RF sampling devices removes the complexity of JESD204B high speed serial interfaces.
Maximize Input/Output Channel Density
The VP460 is one of the densest 6U VPX analog FPGA carrier boards available with the ability to synchronize all 16 channels as well as multiple boards for even larger system applications. In previous generations of technology, this combination would have taken four times as many boards.
Revolutionary processing capability
The VP460 is a revolution in COTS RF and FPGA processing, perfectly balancing the need for high performance FPGA processing, the ease of a hardened embedded processor and the ultra-low latency of integrated analog interfaces. The revolutionary RF and DSP technology enables a user to create the most advanced multi-channel electronic warfare systems, radar, and SDR applications today.
Offload Data More Efficiently
The VP460 has a traditonal VPX data plane interface, allowing a x8 PCIe™ Gen3 connection to a host computer. With 16 ADCs sampling at rates up to 2GSPS with two bytes per sample, even the modern PCIe Gen 3 high speed data connection is too slow for a direct transfer. To overcome this challenge, the VP460 includes – in addition to the PCIe Gen3 data plane - up to 48 high speed serial lanes to the Xilinx Virtex Ultrascale+ HBM device supporting protocols such as PCIe Gen3, 10G Ethernet, Aurora, etc.
The VP460 is designed to be air-cooled. When paired with Abaco’s extensive portfolio of multi-architecture processing boards including SBCs and GPGPUs, the state-of-the-art VP460 enables systems to be built from leading edge, interoperable components.
Features
- Dual FPGA Architecture:
- Zynq UltraScale+ RFSoC
- Virtex UltraScale+ HBM
- ADC 16 channels 2 GSPS 12-bit
- DAC 16 channel 6.4 GSPS 14-bit
- Independent clock generation circuit for the ADC and DAC front ends
- Application Processing Unit
- Quad-core ARM Cortex-A53
- Real-Time Processing Unit
- Dual-core ARM Cortex-R5
- Up to 8 GB DDR4 memory available to the RFSoC
- Up to 12 GB DDR4 memory available to the Virtex UltraScale+
- 8 GB integrated on the device
- Up to 460 GB/s transfer rates with integrated DRAM
- VITA 57.4 FMC+ site available to the Virtex UltraScale+ HBM
- PCIe Gen3 x 16 from HBM to the backplane and x8 from the RFSoC
- Low latency, high bandwidth parallel data bus between the Zynq UltraScale+ RFSoC and Virtex UltraScale+ HBM devices
- User I/O to backplane RTM
- DisplayPort™ 1.2a
- SATA 3.1
- USB 3.0
- Gigabit Ethernet
- Linux® and Windows® BSP available
- SOSA Backplane Option
Das VP460 ist ein 6U VPX RF-Verarbeitungssystem mit der transformierbaren Xilinx® Zynq® Ultrascale+™ RF System-on-Chip-Technologie (RFSoC) und dem neuesten Xilinx Virtex™ Ultrascale+ High Bandwidth Memory (HBM) FPGA-Baustein. Der auf dem VP460 verwendete RFSoC ZU29DR-Baustein enthält 16 integrierte Analog-Digital-Wandler bei 2GSPS, 16 Digital-Analog-Wandler bei 6,4 GSPS, eine benutzerprogrammierbare FPGA-Fabric und ein Multi-Core Zynq ARM®-Verarbeitungs-Subsystem. Der VU37P-Baustein von HBM bietet die Geschwindigkeit und die Fähigkeiten eines UltraScale+-FPGAs sowie ein integriertes DRAM im FPGA-Paket, das Datenübertragungsraten von bis zu 460 GB/s on-chip ermöglicht.
Reduzierung der Komplexität der HF-Signalkette
RF-Systeme mit mehreren Kanälen leiden unter einer Kosten- und Komplexitätsherausforderung. Mehr Kanäle bedeuten eine teurere und umfangreichere Auf- und Abwärtskonvertierung und Signalkonditionierung von HF-Signalen. Als Lösung ermöglicht der VP460 eine direkte HF-Abtastung, die im digitalen Bereich implementiert werden kann und somit eine größere Flexibilität in der Signalverarbeitungskette ermöglicht. Darüber hinaus entfällt durch die vereinfachte Integration mit HF-Abtastgeräten die Komplexität der seriellen Hochgeschwindigkeitsschnittstellen JESD204B.
Maximierung der Eingangs-/Ausgangskanaldichte
Die VP460 ist eine der dichtesten 6HE VPX-Analog-FPGA-Trägerkarten, die es gibt, mit der Fähigkeit, alle 16 Kanäle zu synchronisieren, sowie mehrere Karten für noch größere Systemanwendungen. In früheren Technologiegenerationen hätte diese Kombination viermal so viele Karten benötigt.
Revolutionäre Verarbeitungsfähigkeit
Der VP460 ist eine Revolution in der COTS-RF- und FPGA-Verarbeitung, die den Bedarf an hochleistungsfähiger FPGA-Verarbeitung, die Einfachheit eines gehärteten eingebetteten Prozessors und die ultra-niedrige Latenzzeit integrierter analoger Schnittstellen perfekt ausgleicht. Die revolutionäre HF- und DSP-Technologie ermöglicht es dem Benutzer, die fortschrittlichsten elektronischen Mehrkanal-Kriegsführungssysteme, Radar- und SDR-Anwendungen zu entwickeln.
Daten effizienter laden
Der VP460 verfügt über eine herkömmliche VPX-Datenebenen-Schnittstelle, die eine x8 PCIe™ Gen3-Verbindung zu einem Host-Computer ermöglicht. Mit 16 ADCs, die mit einer Abtastrate von bis zu 2GSPS mit zwei Bytes pro Abtastung abtasten, ist selbst die moderne PCIe Gen 3-Hochgeschwindigkeitsdatenverbindung zu langsam für eine direkte Übertragung. Um diese Herausforderung zu bewältigen, enthält der VP460 - zusätzlich zur PCIe Gen3-Datenebene - bis zu 48 serielle HochgeschwindigkeitsLanes zum Xilinx Virtex Ultrascale+ HBM-Gerät, die Protokolle wie PCIe Gen3, 10G Ethernet, Aurora usw. unterstützen.
Der VP460 ist für die Luftkühlung ausgelegt. In Verbindung mit Abacos umfangreichem Portfolio an Multi-Architektur-Verarbeitungskarten, einschließlich SBCs und GPGPUs, ermöglicht der hochmoderne VP460 den Aufbau von Systemen aus modernsten, interoperablen Komponenten.
Merkmale
- Duale FPGA-Architektur:
- Zynq UltraScale+ RFSoC
- Virtex UltraScale+ HBM
- ADC 16 Kanäle 2 GSPS 12-bit
- DAC 16 Kanal 6,4 GSPS 14-Bit
- Unabhängige Takterzeugungsschaltung für die ADC- und DAC-Frontends
- Anwendungsverarbeitungseinheit
- Vierkerniger ARM-Kortex-A53
- Real-Time Verarbeitungseinheit
- Zweikern-ARM-Kortex-R5
- Bis zu 8 GB DDR4-Speicher für das RFSoC verfügbar
- Bis zu 12 GB DDR4-Speicher für den Virtex UltraScale+ verfügbar
- 8 GB auf dem Gerät integriert
- Bis zu 460 GB/s Übertragungsraten mit integriertem DRAM
- VITA 57.4 FMC+ Website für Virtex UltraScale+ HBM verfügbar
- PCIe Gen3 x 16 von HBM zur Backplane und x8 vom RFSoC
- Niedrige Latenzzeit, hohe Bandbreite paralleler Datenbus zwischen den Zynq UltraScale+ RFSoC- und Virtex UltraScale+ HBM-Geräten
- Benutzer-E/A zur Backplane-RTM
- DisplayPort™ 1.2a
- SATA 3.1
- USB 3.0
- Gigabit-Ethernet
- Linux® und Windows® BSP verfügbar
- SOSA-Backplane-Option
Please contact systerra computer for ordering information
|