Cookie Einstellungen
Diese Webseite verwendet ausschließlich notwendige Cookies, die für das Funktionieren von Login und Cookie-Hinweis unbedingt erforderlich sind. Statistik- und Werbe-Cookies kommen nicht zum Einsatz. Weitere Informationen finden Sie in unserer Datenschutzerklärung.
OK
APZU Quick Start Kit

APZU Zync® UltraScale+TM Experience: start your FPGA development today!

Deutsch
 
Schnellere und einfachere Entwicklung
Acromag bietet Ihnen ein einfaches, kostengünstiges Paket, um Ihre FPGA-Entwicklung noch heute zu starten.

Kundenspezifisches Embedded Computing mit rekonfigurierbaren FPGAs auf Off-the-Shelf Mezzanine-Modulen
Acromags Produktlinie von benutzerkonfigurierbaren FPGA-I/O-Modulen bietet die Möglichkeit, kundenspezifische I/O-Boards zu erstellen. Laden Sie einfach Ihre eigenen Befehlssätze in das FPGA des I/O-Moduls. Sie können Ihr eigenes Anwendungsprogramm verwenden, um die analogen oder digitalen I/O-Kanäle des Moduls für Simulation, Kommunikation, Diagnose, Bildverarbeitung und andere Anwendungen zu steuern.

Was Sie erhalten
  • AcroPack® Konfigurierbares Zynq® UltraScale+TM MPSoC Modul (drei zur Auswahl).

  • APCe7012-Trägerkarte
    - AcroPack PCI-Express-Trägerkarte
    - Nimmt 1 AcroPack-Modul auf.
    - Der Carrier-JTAG-Port ermöglicht zusammen mit dem mitgelieferten JTAG-Programmierkabel den Zugriff auf die JTAG-Schnittstelle APZU-30x.

  • 5028-626 Break-Out-Panel
    I/O-Breakout-Panel mit Kabeln für Ethernet-, UART-, JTAG- und 68-polige Carrier Card Anschlüsse.
    Dieses Panel lässt sich direkt an alle 68-poligen AcroPack Trägerkarten anschließen. Das Breakout-Panel und das kurze 68-polige Stecker-zu-Stecker-Kabel bringen einen Ethernet-Port, einen USB 2.0-Port, einen UART-zu-USB-Port, digitale E/A an Jumper-Blöcken sowie Power- und Reset-Tasten in das Feld.
    Der UART-zu-USB-Port kann mit PuTTY verwendet werden, um die APZU-Zynq-Entwicklung zu überwachen.

  • APZU-EDK Board Support Package und FPGA Design Kit
    Enthält Beispiele für IP-Block-Design, Block-RAM, System-Monitor, AXI-Schnittstelle zu digitalen I/O.
    Der Ordner Xilinx® Project Files enthält die PetaLinux- und Board-Definitionsdateien. Diese Projektdateien enthalten alle Quelldateien, die zur Erstellung der Acromag-Beispieldesigns erforderlich sind, wie im APZU-3xx-Benutzerhandbuch und im APZU-PetaLinux-Handbuch beschrieben.
    Der Ordner "Board Definition" enthält die Definitionsdateien, die für den korrekten Betrieb des Projekts benötigt werden. Im APZU-3xx-Benutzerhandbuch wird erklärt, wie Sie in Ihrem Projekt auf diese Dateien verweisen (mit vivado_init.tcl).
    Der PetaLinux-Ordner enthält die PetaLinux-Boot-Dateien, das Board-Support-Paket und die helloworld C-Applikation für jedes Modul. Entsprechende Anleitungen zu diesen Dateien finden Sie im APZU PetaLinux Handbuch.
    Die VitisTM Projektdateien, die für die Bare-Metal-Anwendungsentwicklung verwendet werden, sind ebenfalls enthalten. Im APZU-3xx-Benutzerhandbuch finden Sie eine Übersicht über das Xilinx Vitis-Tool und die Dateien im Ordner myVitis.
Ordering Options
Manuf. Part No    Part Description
APZU-301-QSP  APZU-301 module with 28 TTL channels.
APZU-303-QSP  APZU-303 module with 20 TTL & 3 EIA-485/422 channels.
APZU-304-QSP  APZU-304 module with 14 LVDS channels.
Return to last Page ...